dc.creator.ID |
OLIVEIRA, D. N. P. |
pt_BR |
dc.creator.Lattes |
http://lattes.cnpq.br/2009050510656179 |
pt_BR |
dc.contributor.advisor1 |
MORAIS, Marcos Ricardo Alcântara. |
|
dc.contributor.advisor1ID |
MORAIS, M. R. A. |
pt_BR |
dc.contributor.advisor1Lattes |
http://lattes.cnpq.br/6425114303423453 |
pt_BR |
dc.contributor.referee1 |
SANTOS JÚNIOR, Gutemberg Gonçalves dos. |
|
dc.description.resumo |
Esse projeto apresenta a documentação do fluxo de projeto de circuitos integrados para a
tecnologia FD-SOI em 28nm. Neste trabalho, é proposto um fluxo de síntese lógica e física
e concepção de leiaute para a transformação de uma programação lógica em um conjunto
de poços de silício dopado. Com o intuito de otimizar a área, consumo e temporização do
leiaute final, foi aplicado o método de estruturação do caminho de dados. Dessa forma, esse
relatório de estágio reporta a consolidação do fluxo de implementação física utilizado no
desenvolvimento de CIs de baixo consumo e alta densidade. |
pt_BR |
dc.publisher.country |
Brasil |
pt_BR |
dc.publisher.department |
Centro de Engenharia Elétrica e Informática - CEEI |
pt_BR |
dc.publisher.initials |
UFCG |
pt_BR |
dc.subject.cnpq |
Engenharia Elétrica. |
pt_BR |
dc.title |
Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm baseado em estrutura de caminho de dados. |
pt_BR |
dc.date.issued |
2021-05-10 |
|
dc.identifier.uri |
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20963 |
|
dc.date.accessioned |
2021-09-01T18:49:48Z |
|
dc.date.available |
2021-09-01 |
|
dc.date.available |
2021-09-01T18:49:48Z |
|
dc.type |
Trabalho de Conclusão de Curso |
pt_BR |
dc.subject |
Estágio em Engenharia Elétrica |
pt_BR |
dc.subject |
Circuito integrado |
pt_BR |
dc.subject |
Microeletrônica |
pt_BR |
dc.subject |
Fluxo de projeto |
pt_BR |
dc.subject |
Síntese lógica |
pt_BR |
dc.subject |
Síntese física |
pt_BR |
dc.subject |
Estrutura de caminho de dados |
pt_BR |
dc.subject |
Tecnologia FD-SOI 28nm |
pt_BR |
dc.subject |
Internship in Electrical Engineering |
pt_BR |
dc.subject |
Integrated circuit |
pt_BR |
dc.subject |
Microelectronics |
pt_BR |
dc.subject |
Project flow |
pt_BR |
dc.subject |
Logical synthesis |
pt_BR |
dc.subject |
Physical synthesis |
pt_BR |
dc.subject |
Data path structure |
pt_BR |
dc.subject |
28nm FD-SOI technology |
pt_BR |
dc.rights |
Acesso Aberto |
pt_BR |
dc.creator |
OLIVEIRA, Débora Nunes Pinto de. |
|
dc.publisher |
Universidade Federal de Campina Grande |
pt_BR |
dc.language |
por |
pt_BR |
dc.title.alternative |
Design flow of integrated circuits in 28nm FD-SOI technology based on data path structure. |
pt_BR |
dc.identifier.citation |
OLIVEIRA, Débora Nunes Pinto de. Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm baseado em estrutura de caminho de dados. 2021. 47f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2021. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20963 |
pt_BR |