Mostrar registro simples

dc.creator.ID RODRIGUES, S. A. pt_BR
dc.creator.Lattes http://lattes.cnpq.br/2501659616656040 pt_BR
dc.contributor.advisor1 FREIRE, Raimundo Carlos Silvério.
dc.contributor.advisor1ID FREIRE, R. C. S. pt_BR
dc.contributor.advisor1Lattes http://lattes.cnpq.br/4016576596215504 pt_BR
dc.contributor.referee1 PETRAGLIA, Antonio.
dc.contributor.referee2 CATUNDA, Sebastian Yuri Cavalcanti.
dc.contributor.referee3 BOURGUET, Vincent Patrick Marie.
dc.contributor.referee4 BEILLEAU, Nicolas Robert Paul.
dc.contributor.referee5 COSTA, Edson Guedes da.
dc.description.resumo Esta tese se integra na categoria de desenvolvimento de sistemas eletrônicos em circuitos integrados, e tem como objetivo obter um conversor analógico-digital inteiramente controlado pelas atividades do sinal de entrada, e que apresente, na concepção, consumo elétrico reduzido e complexidade baixa. Para tanto, foi definido o projeto de um conversor analógico-digital assíncrono, com uma amostragem irregular do tipo “amostragem por cruzamento de níveis”, que é uma amostragem não uniforme no tempo. Neste trabalho, então, é apresentado um conversor analógico-digital de 8 bits que opera sem relógio, com uma arquitetura do tipo dobramento (folding). A primeira parte do trabalho consistiu no projeto do circuito do conversor em uma tecnologia CMOS padrão de 0,35 μm, com uma tensão de alimentação de 3,3 V. Por simulação, obteve-se desse conversor de 8 bits, uma relação sinalruído mais distorção (SNDR) de 58 dB, com um consumo de 35 mW. O circuito do conversor proposto também foi comparado, por simulação, com um conversor de canal (pipeline) similar, funcionando em tempo-contínuo, de 8 bits, com 1 bit por estágio, projetado com a mesma tecnologia, que obteve 50 dB para a SNDR. A segunda parte do trabalho consistiu na confecção do leiaute do circuito e na comprovação, por simulações a partir do leiaute, dos valores projetados de SNDR e de consumo do conversor proposto. As principais aplicações para um conversor assíncrono são aquelas nas quais a atividade do sinal analógico não é constante durante todo o período de conversão. Neste trabalho foi focalizada a aplicação deste tipo de conversor em espectrometria de raios gamma, na qual os eventos ocorrem aleatoriamente com distribuição de Poisson. pt_BR
dc.publisher.country Brasil pt_BR
dc.publisher.department Centro de Engenharia Elétrica e Informática - CEEI pt_BR
dc.publisher.program PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA pt_BR
dc.publisher.initials UFCG pt_BR
dc.subject.cnpq Engenharia Elétrica.
dc.title Conversor analógico-digital assíncrono. pt_BR
dc.date.issued 2011-11-28
dc.description.abstract The aim of this thesis is contribute in the category of integrated complex circuits systems development, the main objective is to present the design of a clockless analog-todigital converter, with the features of low-power consumption and low-complexity. For this, it was defined the project of an asynchronous analog-to-digital converter, with an irregular sampling process, the “crossing levels sampling”, that is a non-uniform sampling in the time. This thesis presents an 8 bits clockless analog-to-digital converter project, based on a folding architecture. The first part of the work is based on the converter project in the CMOS 0,35 μm technology standard, with a supply voltage of 3,3 V. The simulation results of this 8 bits converter presented a Signal-to-Noise and Distortion Ratio (SNDR) of 58 dB, with a power consumption of 35 mW. The proposed converter circuit was also compared by simulations, with a similar pipeline converter, operating in continuous time, with 8 bits, and 1 bit per stage, designed with the same technology standard, and obtained a SNDR of 50 dB. The second part of the work was the circuit layout conception and validation, based on simulations from the designed layout for the SNDR projected value and the desired power consumption. The main applications for an asynchronous converter are those where the activity of the analog signal is not constant during all the conversion period. In this work was focused the application of this type of converter in spectrometry of gamma rays, in which the events occur randomly with Poissonian distribution. pt_BR
dc.identifier.uri http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/3296
dc.date.accessioned 2019-03-29T12:27:40Z
dc.date.available 2019-03-29
dc.date.available 2019-03-29T12:27:40Z
dc.type Tese pt_BR
dc.subject Conversor Analógico-Digital.
dc.subject Tempo Contínuo.
dc.subject Sem Relógio.
dc.subject Assíncrono.
dc.subject CMOS.
dc.subject Analog-Digital Converter.
dc.subject Continuous Time.
dc.subject Without Clock.
dc.subject Asynchronous.
dc.rights Acesso Aberto pt_BR
dc.creator RODRIGUES, Sabiniano Araújo.
dc.publisher Universidade Federal de Campina Grande pt_BR
dc.language por pt_BR
dc.title.alternative Asynchronous analog-to-digital converter. pt_BR
dc.identifier.citation RODRIGUES, Sabiniano Araújo. 2011. 138f. Tese (Doutorado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2011. pt_BR


Arquivos deste item

Este item aparece na(s) seguinte(s) coleção(s)

Mostrar registro simples

Buscar DSpace


Busca avançada

Navegar

Minha conta