Please use this identifier to cite or link to this item:
https://dspace.sti.ufcg.edu.br/handle/riufcg/44659| Title: | Projeto de um conversor Buck em tecnologia de 45nm para aplicações de baixo consumo. |
| Other Titles: | Design of a 45nm Buck converter for low-power applications. |
| ???metadata.dc.creator???: | GUEDES, Jackson da Silva. |
| ???metadata.dc.contributor.advisor1???: | SERRES, Georgina Karla de Freitas. |
| ???metadata.dc.contributor.referee1???: | MORAIS, Marcos Ricardo Alcântara. |
| Keywords: | Conversor Buck;CMOS GPDK 45 nm;Gerenciamento de Energia;Circuito Integrado;Eletrônica de Potência;Buck Converter;Energy Management;Integrated Circuit;Power Electronics |
| Issue Date: | 24-Sep-2025 |
| Publisher: | Universidade Federal de Campina Grande |
| Citation: | GUEDES, Jackson da Silva. Projeto de um conversor Buck em tecnologia de 45nm para aplicações de baixo consumo. 2025. 67 f. Relatório de Estágio. (Bacharelado em Engenharia Elétrica) - Universidade Federal de Campina Grande, Centro de Engenharia Elétrica e Informática, Campina Grande, Paraíba, Brasil, 2025. Disponível em: https://dspace.sti.ufcg.edu.br/handle/riufcg/44659 |
| ???metadata.dc.description.resumo???: | Este trabalho apresenta o projeto e a simulação de um conversor DC-DC Buck em tecnologia CMOS de GPDK 45 nm, operando em malha aberta com modulação por largura de pulso (PWM) em modo de tensão. O projeto teve como foco a eficiência energética, visando aplicações em sistemas de gerenciamento de energia. A metodologia incluiu o dimensionamento e a simulação de blocos como o estágio de potência, um amplificador operacional de dois estágios, um buffer e um inversor. As simulações validaram a estabilização da tensão de saída em 502,3 mV e a corrente no indutor em 51,58 mA, com um rendimento global de 96,98%. Os resultados confirmam a viabilidade da metodologia adotada, servindo como base para futuras otimizações do conversor e aprimoramento da robustez do sistema. |
| Abstract: | This work presents the design and simulation of a DC-DC Buck converter in GPDK 45 nm CMOS technology, operating in open-loop with voltage-mode pulse-width modulation (PWM). The design focused on energy efficiency, targeting applications in energy management systems. The methodology included the sizing and simulation of blocks such as the power stage, a two-stage operational amplifier, a buffer, and an inverter. Simulations validated the stabilization of the output voltage at 502.3 mV and the inductor current at 51.58 mA, with an overall efficiency of 96.98%. The results confirm the feasibility of the adopted methodology, providing a basis for future converter optimizations and improvements in system robustness. |
| Keywords: | Conversor Buck CMOS GPDK 45 nm Gerenciamento de Energia Circuito Integrado Eletrônica de Potência Buck Converter Energy Management Integrated Circuit Power Electronics |
| ???metadata.dc.subject.cnpq???: | Engenharia Elétrica |
| URI: | https://dspace.sti.ufcg.edu.br/handle/riufcg/44659 |
| Appears in Collections: | Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio |
Files in This Item:
| File | Description | Size | Format | |
|---|---|---|---|---|
| JACKSON DA SILVA GUEDES - RELATÓRIO DE ESTÁGIO – ENGENHARIA ELÉTRICA - (CGEE) 2025.pdf | 4.5 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.
